Cadence allegro 16.6 3D pcb設(shè)計(jì)圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計(jì)了,雖然比較簡單,但是總之還不錯(cuò)近年以來Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計(jì)。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對(duì)Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。 0 X# j M$ F; b0 n+ D" }2 U! H8 L
選擇需要的模型下載,下載格式選擇.step格式的3 Y2 ?) T. ~2 M. ^8 r/ f
/ B7 Z. ]6 f( C4 x1 D: [
二、 設(shè)置及顯示 1、 首先要對(duì)使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示: ; U. @5 V6 D$ T: p8 a
1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示:
! n$ d0 g. d! J/ r4 W9 x5 X
0 [1 E, w! i& `8 t$ d& \1)匹配設(shè)置。
* }" Z, ^- F' X& y: P7 F
4 Z6 Y: w: y5 E/ p/ V分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對(duì)各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點(diǎn)擊Save進(jìn)行保存。然后可點(diǎn)擊Report進(jìn)行查看匹配結(jié)果。如下圖示:
{* W+ X# n6 r/ T3 s; K/ B1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。
# D, F) g" I# F- U) E( V ~7 s9 C
. Z% c: j% G( Z" O6 h3 R
2 r% C7 X/ [/ y6 S F6 f: n' H( B. x教程下載地址:6 k& p9 N/ a. P$ r
游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù)
, \- q: A0 [* ~- z o$ V) |1 X$ O' r. a; A; }) A2 X* S! B
" k: D: u( A( Z |