電子產業(yè)一站式賦能平臺

PCB聯盟網

搜索
查看: 618|回復: 2
收起左側

[已解答問題] 芯片VDD引腳連線問題,直接將芯片中相同網絡(如VCC_3.3V)相連有什么弊端嗎?

[復制鏈接]

1

主題

5

帖子

35

積分

一級會員

Rank: 1

積分
35
跳轉到指定樓層
樓主
發(fā)表于 2024-9-27 22:07:01 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
在畫雙層低速板,到連線環(huán)節(jié)給芯片的電源引腳與濾波電容相連,發(fā)現有的濾波電容之間VCC_3.3V相連需要打好幾個過孔,
而直接將芯片中這兩個網絡的引腳相連更方便,但這樣連相比前者有什么缺點嗎?


截圖202409272206005355.png (84.1 KB, 下載次數: 56)

芯片中兩個相同VCC_3.3V網絡相連

芯片中兩個相同VCC_3.3V網絡相連
回復

使用道具 舉報

1

主題

12

帖子

52

積分

一級會員

Rank: 1

積分
52
沙發(fā)
發(fā)表于 2024-11-5 22:01:23 | 只看該作者
對電源紋波要求不高一般沒啥問題:模擬信號要求較高、高速信號要求較高,一般也問題不大,
不放心就在引腳處就近分別加一個電容。 總結來說:一般都問題不大
回復 支持 反對

使用道具 舉報

板凳
發(fā)表于 6 天前 | 只看該作者
一般建議濾波電容靠近管腳就近擺放,盡量保證一個管腳有一個濾波電容,然后在用走線進行連接兩個管腳,如圖

截圖202411191013303627.png (73.52 KB, 下載次數: 3)

截圖202411191013303627.png
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯系客服 關注微信 下載APP 返回頂部 返回列表