Cadence allegro 16.6 3D pcb設(shè)計(jì)圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計(jì)了,雖然比較簡單,但是總之還不錯(cuò)近年以來Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計(jì)。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。
) Q- n, @$ L# i" d# {選擇需要的模型下載,下載格式選擇.step格式的
3 D$ Q0 }/ @/ Q u% m1 w" K
9 \$ m! R( T* b二、 設(shè)置及顯示 1、 首先要對使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示:
4 r/ i& i5 W4 Z* y3 T7 e* m1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示:
% M+ S$ k+ I# Z! J2 c) ^* J" @# c7 h, T. s* t
1)匹配設(shè)置。
1 l$ ]0 o: s5 u0 P/ Y8 r
/ H6 J& @& m5 j. J$ v分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點(diǎn)擊Save進(jìn)行保存。然后可點(diǎn)擊Report進(jìn)行查看匹配結(jié)果。如下圖示: - y, I2 }& T9 V4 z
1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 * `+ e5 K+ N2 r
' t, ^) |3 k. n X9 M% u7 F7 h
$ B; m; R/ A, j( U/ A! Q9 ` `教程下載地址:' h4 H# y0 ?/ z9 r) l8 [
5 x u! K- J- D5 E, R$ c4 b: Q' G1 ^. S) y* D
* x1 ~6 J8 O+ n% l' z0 q+ d W |