本帖最后由 小哥 于 2013-12-5 11:22 編輯 2 Q" q+ y$ f9 X) z) c) m. T
. f+ u8 P4 r! c9 b Allegro是Cadence推出的先進(jìn) PCB 設(shè)計(jì)布線工具。Allegro提供了良好且交互的工作接口和強(qiáng)大完善的功能,和它前端產(chǎn)品orcad、Capture的結(jié)合,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。 Allegro 擁有完善的Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。 這里為大家介紹下,我們?cè)?a href="http://qmagazine.cn/forum-114-1.html" target="_blank" class="relatedlink">pcb設(shè)計(jì)中常用到的組件。通俗的講主要分為三部分:繪制原理圖的、PCB layout的、制作焊盤的; 從“開始”--“所有程序”--“Cadence”目錄,找到安裝程序,如圖1: 圖1 下圖中標(biāo)示處,為我們常用的3個(gè)組件: 圖2 圖3 - x$ Y8 y% l/ w) j
將它們右鍵發(fā)送快捷方式到桌面上,快捷方式圖標(biāo)如圖4: 圖4 8 Z" C& y: U$ _* M$ h2 R- F1 y
4 `% \# B: {) q
& Z; A" m0 s: p下圖為繪制原理圖的組件,如圖5: 圖5 圖中標(biāo)示處,為Capture CIS畫圖組件,建議選擇此項(xiàng),并勾選“Use as default”。 6 `2 K! `' g3 @; }( j' L& B
* E) _8 t8 Y9 j" c5 J* V* k/ ^, l s
9 e2 F' e) M& W5 [! X4 k8 d9 m+ r$ J: @: Y% `
下圖為PCB Layout的組件,如圖6: 圖6 圖中標(biāo)示處,為PCB Design GXL組件,建議選擇此項(xiàng),并勾選“Use as default”。
! W# r* H& W2 A! s) V$ K* t/ L- w9 r8 l
9 K7 g0 m! B6 R& N2 ?& P+ C1 G1 A8 a8 _0 U/ E5 y% a7 a, z# l
下圖為制作焊盤的組件,如圖7: 圖7
% x: c$ \3 B& `4 b" N以上是對(duì)Allegro設(shè)計(jì)軟件常用PCB組件的介紹,及怎樣選擇設(shè)置打開它們。
# l8 S% f: ~: I. I2 i6 ?3 D& X* e5 J; ~5 B6 t: @5 J5 v, G
大家有Allegro方面的問題,可以跟帖討論或者發(fā)郵件到郵箱932026701@qq.com,相互交流。 6 s) @0 L- X0 b& y$ I" j- u, ~
此教程 pdf文檔百度網(wǎng)盤下載鏈接 :小哥Allegro教程之常用組件的介紹 pdf. G' q+ Z: \! E
Editor By:小哥
5 C! U+ S6 u/ v q. K" Z
d) x! p3 ?% ]5 | |