Cadence allegro 16.6 3D pcb設(shè)計圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計了,雖然比較簡單,但是總之還不錯近年以來Cadence公司在不斷的加強 PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進行PCB設(shè)計。 一、 準備工作 1、 軟件版本要求 本操作是針對Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。 4 N. t5 x. N) ?! I; t- w5 T
選擇需要的模型下載,下載格式選擇.step格式的
1 I$ A4 @* X5 k. u$ }, t) m( W- T. K
/ S; S0 r1 m6 J4 b- X% h" [. d$ k二、 設(shè)置及顯示 1、 首先要對使用環(huán)境進行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示: & ~7 S: h/ K& N4 W5 z8 h# i( b
1、 設(shè)置PCB中的元器件與3D模型匹配 1)進入匹配界面。如下圖示: - F% ]4 G/ `6 q# B
% ]/ ]" ] [# L' K# Y; K1)匹配設(shè)置。. _: e/ S* T) {2 j
9 e" {$ v3 b* i) G/ I& {分別在上圖示位置選擇需要顯示3d效果的器件進行匹配,對各參數(shù)進行設(shè)置以達到理想效果。設(shè)置好后 點擊Save進行保存。然后可點擊Report進行查看匹配結(jié)果。如下圖示:
9 q, m/ s' H" B( m9 i# ~1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 $ P$ J* c; P, o6 z) r3 c$ `
4 Q1 N; E; c' X) }! _, ^
& o% z c5 w. E) ]
教程下載地址:
$ M2 p5 s4 p& x0 H7 R! `6 B& M. h* L% g
6 c7 v P) Z% T
( Y2 A( S, Y* j) } |