電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 38|回復: 0
收起左側(cè)

STM32硬件設計的建議(2)

[復制鏈接]

281

主題

286

帖子

1632

積分

三級會員

Rank: 3Rank: 3

積分
1632
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-8-20 21:01:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式

9 }$ F  s: c, P, ^  L1 b& S2 O% E+ [6 `# z& w* a% Y3 ?) n7 G% \$ Q
1 HSE 時鐘
8 K" m" \9 U0 x5 Y高速外部時鐘信號(HSE)有以下幾個時鐘源: ? HSE 外部晶振/陶瓷諧振器 ? HSE 用戶外部時鐘,提供 OSC_IN 引腳 1 ^9 i: `+ [; P4 |: |3 q4 H
諧振器和負載電容必須盡可能地靠近振蕩器的引腳,以盡量減小輸出失真和起振穩(wěn)定時間。負載電容值必須根據(jù)所, }  v- O" ~% B4 u3 U9 l! n
選振蕩器的不同做適當調(diào)整。
( t8 x" g. k# K; d  a( b. E
2 ^/ @' {; Y$ N8 Z8 R1.1 外部晶振/陶瓷諧振器(HSE 晶振)
" }% p2 M$ [* `! r! ~) b3 ?5 ]    4到50MHz外部振蕩器的優(yōu)點是可以生成一個精度非常高的主時鐘。有關詳細信息,請參見數(shù)據(jù)手冊的電氣特性部分。 ( l5 m2 Z. A0 Y6 L# }
2 \  g: s$ ]; _: i1 p& s- R
1.2 外部時鐘源(HSE旁路)
- {5 t% A" s( |, C# z5 T0 c在此模式下,必須提供外部時鐘源,頻率高達50MHz。必須使用占空比約為40%至60%的外部時鐘信號(方波、正弦波或三角波)來驅(qū)動 OSC_IN引腳,具體取決于頻率(參考數(shù)據(jù)手冊),同時OSC_OUT引腳可用作GPIO使用。0 \" u9 ?# x; n3 U( o2 q$ {  N) {, I
2 HSI16時鐘 ' o7 M8 ~! a; C' v6 q! ?9 |
HSI16時鐘信號是從16MHz內(nèi)部RC振蕩器生成的。RC振蕩器以低成本提供時鐘源(無需使用外部元件)。它還比HSE晶振具有更快的啟動時間。但即使校準后,頻率也不如外部晶振或陶瓷諧振器的頻率精度高。HSI16時鐘還可作為備份時鐘源(輔助時鐘)使用,以防HSE晶振發(fā)生故障。" G* {% m; H( S+ B9 w, }2 J
3 MSI(MSIS 和 MSIK)時鐘 MSI由四個內(nèi)部RC振蕩器組成:MSIRC0 (48MHz)、MSIRC1 (4MHz)、MSIRC2 (3.072MHz)和 MSIRC3 (400kHz)。每個振蕩器提供一個預分頻器,從而提供1、2、3或4分頻。由這些分頻振蕩器生成兩個輸出時鐘:
& X' G! v+ e  s: Q" Z- V? MSIS,可選擇作為系統(tǒng)時鐘 : N+ m/ W" N' D. L/ _* O
? MSIK,可由一些外設選擇作為內(nèi)核時鐘
1 B5 h  b' i& q& [/ ?: {3 ^9 z, B4 ~
可由軟件分別使用RCC_ICSCR1寄存器中的MSISRANGE[3:0]和 MSIKRANGE[3:0]字段(且MSIRGSEL=1)來調(diào)整MSIS和MSIK頻率范圍。提供十六個頻率范圍,由四個內(nèi)部RC生成。
/ A" ?9 ^, G6 m7 h, p! j如果HSE晶振發(fā)生故障,則MSI時鐘還可作為備份時鐘源(輔助時鐘)。MSI振蕩器可提供一個低成本(無外部元件)低功耗的時鐘源。此外,當和LSE 一起用于PLL模式時,MSI可提供一個非常精確的時鐘源,該時鐘源可用于USB OTG-FS外設,并且PLL反饋,使系統(tǒng)以最大速率160 MHz運行。利用LSE進行硬件自動校準(PLL模式)+ B$ a( {7 g. B6 P* ^9 e
當應用中存在32.768 kHz 外部振蕩器時,MSIS或MSIK可配置為PLL模式。此模式已啟用,如下所示:
5 h2 \. k: }, N? 對于MSIS:在RCC_CR寄存器中將MSIPLLEN位置為1
9 y! B* |$ c/ K2 c' C( E? 對于MSIK:在RCC_CR寄存器中將MSIPLLEN位置為0 * b/ T2 o$ V# [/ k+ _( |7 q* C

& f, L  d; O) B: |/ s如果MSIS和MSIK范圍是從同一MSIRC源生成的,則PLL模式應用于 MSIS和MSIK。當配置為PLL模式時,MSIS或MSIK可利用LSE自動校準。該模式可用于所有MSI頻率范圍。48MHz時,處于PLL模式的MSIK可用
" Q9 B% n, I: o  T, k8 g$ S/ M于USB OTG FS器件,不需要外部高速晶振。
$ k8 v) w6 @0 H' q3 s9 `8 v& G1 G1 i2 @1 v- l
4 LSE 時鐘
2 a3 G9 \/ W. A, G% N& T  Z7 cLSE晶振是32.768kHz低速外部晶振或陶瓷諧振器。它為RTC(實時時鐘)外設提供低功耗且精度高的時鐘源,用于時鐘/日歷或其他定時功能。使用RCC_BDCR寄存器中的LSEDRV[1:0]位,可在運行時更改晶振驅(qū)動強度,以實現(xiàn)穩(wěn)定性、短啟動時間和低功耗之間的最佳平衡。外部時鐘源(LSE 旁路)在此模式下,必須提供頻率高達1MHz的外部時鐘源。必須使用占空比約為50%的外部時鐘信號(方波、正弦波或三角波)來驅(qū)動 OSC32_IN引腳,同時OSC32_OUT引腳可以作為GPIO使用。* P+ p: o! p) }+ w1 O6 h( _
==========) S; N( b8 _# Z4 @; Y7 K8 y  j
往期回顧:Keil中變量不被初始化方法
3 k, d; X6 n7 Q5 J& }如何提高單片機的運算效率之FPU3 M4 T3 ^) r) J6 C; ]
藍橋杯物聯(lián)網(wǎng)教程匯總_240529
3 E8 E9 Q4 L- x) Z  y. |6 Y==========
9 Z  @4 k/ v9 ]4 v* I4 l
2 w/ I/ J1 t; @% R0 R+ e3 r 5 D5 N1 \8 V; H$ o3 L
. @  f2 t7 y2 Z0 q
1 n% U9 `7 M% e+ u. z' a
% O' J7 Y- y: H0 R6 L
回復

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關注微信 下載APP 返回頂部 返回列表