|
現(xiàn)在有越來越多的需要處理高精度模擬信號和高速數(shù)字信號的混合信號pcb設(shè)計,當然,隨著萬物互聯(lián)的發(fā)展趨勢,PCB上還要小心處理RF信號,如果僅僅依靠PCB設(shè)計操作教程書籍往往無法解決實際的布局布線問題。老wu這里引用大牛Eric Bogatin在他所著的《信號完整性與電源完整性分析》的第一版前言里頭的一段話,“目前有3類分析工具:經(jīng)驗法則、解析近似和數(shù)值仿真,它們的準確度和難度各不相同。每一個都很有用,適用于不同場合。每個工程師都應該將這些工具留存?zhèn)溆!袄蟱u覺得,IC原廠的layout Guide里頭就有很多很重要的經(jīng)驗法則,可以少走很多彎路。(當然,偶爾也會遇到原廠的給挖大坑哈
oeunfy3fhp5640208411.png (2.4 KB, 下載次數(shù): 1)
下載附件
保存到相冊
oeunfy3fhp5640208411.png
2024-9-2 14:57 上傳
)
l5xucp15pxc640208511.png (495.26 KB, 下載次數(shù): 1)
下載附件
保存到相冊
l5xucp15pxc640208511.png
2024-9-2 14:57 上傳
通常來說,數(shù)字信號的噪聲會影響模擬信號,造成電路故障。工程師需要具備模擬和數(shù)字電路的知識和相關(guān)PCB布局布線的知識。即使你讀了一本有關(guān)于PCB設(shè)計秘籍的書,考慮到如何處理高速模擬/數(shù)字/RF混合信號PCB設(shè)計的實際問題時,往往也會有所困擾。在這種情況下,半導體廠商發(fā)布的datasheet和Layout Guide可以作為一個非常不錯的快速參考。對于PCB設(shè)計者而言,元器件的datasheet通?捎糜跈z查元件封裝和引腳分布,但它們也包含了對設(shè)計有用的信息。如果能獲得IC原廠的PCB參考設(shè)計的Demo,便可以進行快速的設(shè)計復用,降低設(shè)計風險。
一般來說,精密A-D轉(zhuǎn)換器的模擬信號線具有高阻抗,這些高阻抗輸入端對引入的電流較為敏感,而決定噪聲容限的是電路板的設(shè)計。
例如,ADI家的20位A-D轉(zhuǎn)換器AD4020,其Datasheet里的Layout Guide便包括了IC廠商為發(fā)揮其最佳性能而推薦布局布線的例子:
0uj0bpkpxu3640208611.png (602.99 KB, 下載次數(shù): 1)
下載附件
保存到相冊
0uj0bpkpxu3640208611.png
2024-9-2 14:57 上傳
放置AD4020 / AD4021 / AD4022的PCB必須經(jīng)過精心的設(shè)計,以使模擬部分和數(shù)字部分在物理上分開,如圖67所示,位于器件的相對兩側(cè)。
AD4020/AD4021/AD4022的引腳布局,模擬信號在左邊,數(shù)字信號在右邊,有助于分離模擬和數(shù)字信號。
除非在AD4020/AD4021/AD4022下面使用地平面作為屏蔽,否則請避免在器件下方走數(shù)字信號線,因為它們會將噪聲耦合到芯片上。快速切換信號(例如CNV或時鐘)不得在模擬信號路徑附近。避免數(shù)字和模擬信號交叉。
必須至少使用一個地平面。接地層可以是共用的,也可以在數(shù)字和模擬部分之間分開。
所以,搜集各IC原廠公開的參考設(shè)計留存?zhèn)溆靡渤闪死蟱u的一項習慣,而且我把它們分享到了博客網(wǎng)站中方便大家查找和下載。
感興趣的同學可以訪問老wu博客的【PCB參考設(shè)計】版塊,內(nèi)容會持續(xù)進行更新和維護。
https://www.mr-wu.cn/category/pcb-reference-designs/
jy5xijdmfev640208711.png (31.75 KB, 下載次數(shù): 2)
下載附件
保存到相冊
jy5xijdmfev640208711.png
2024-9-2 14:57 上傳
|
|