Cadence allegro 16.6 3D pcb設(shè)計圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計了,雖然比較簡單,但是總之還不錯近年以來Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。
8 |7 q, R! Z2 P1 ]/ t2 J7 V選擇需要的模型下載,下載格式選擇.step格式的
1 f2 ^4 N+ q# n; Z- I" _7 @- @% e+ V7 C
二、 設(shè)置及顯示 1、 首先要對使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示: * ^' K7 Y- U( a7 h. d
1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示:
2 ?" y7 i! f: q: k( i- w! _/ k
' V' Z; { O' r/ y3 H/ a* g1)匹配設(shè)置。* U7 Y# R/ W+ O3 z
9 d7 b9 X4 J7 D+ |+ m- v. a# z分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點擊Save進(jìn)行保存。然后可點擊Report進(jìn)行查看匹配結(jié)果。如下圖示: 2 Z* P7 l3 H% k& G0 p+ ?
1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 3 c6 o* x- v# X: s3 l
9 w B" S- _3 j* a" h1 y4 u0 F
/ B+ l2 B2 P1 Z% Q# O8 J( m5 {, d* n. g教程下載地址:; V1 I; j8 E% X+ z' s
6 n! Q4 d2 \+ Z, V2 y- N& d+ `% r, m" Q/ L& I
3 @) P5 X1 @& h, T+ X1 E* l
|