處理器 基于TI KeyStone C66x多核定點/浮點DSP TMS320C665x + Xilinx Artix-7 FPGA處理器,TMS320C665x主頻為1.0G/1.25GHz,單核運算能力高達(dá)40GMACS和20GFLOPS,F(xiàn)PGA XC7A100T邏輯單元101K個,DSP Slice 240個擁有多種工業(yè)接口資源,其CPU功能框圖:
- i( J) o, f3 W; f0 e" y1 D
2 d* ?9 }% ?0 Q' k" V( m. G# UPCIe接口 開發(fā)板引出了PCIe Gen2接口(J4),2通道,編碼方案為8b/10b,總共64pin,主接口區(qū)42pin,單通道理論最高傳輸速率達(dá)5GBaud,總傳輸速率為5GBaud*8/10=8Gbit/s,硬件及引腳定義如下圖: / O8 w# Y5 W T3 h I
- b3 _' o2 L, {$ m8 I6 N* h模式調(diào)試接口 開發(fā)板J1為模式調(diào)試接口,采用2*5pin、2.54mm間距雙排針連接方式,主要用于復(fù)位、NMI等調(diào)試,硬件及引腳定義如下圖:
1 w, z, V! X* b# x: i' E2 m8 ~/ I. E
CORESEL0/CORESEL1:核心選擇管腳,用于選擇啟動或者復(fù)位的核心。 LRESETZ:Warm Retset軟復(fù)位管腳。 LRESETNMIENZ:模式選擇使能管腳。 PORZ:上電復(fù)位管腳,用于上電時的復(fù)位行為。
: R' C- q# D- T- K% y8 o8 s, i v/ ]) O; E! [" A% Z
|