電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 1684|回復(fù): 0
收起左側(cè)

創(chuàng)龍TI KeyStone C66x多核定點(diǎn)/浮點(diǎn)DSP TMS320C665x的PCIe接口、模式調(diào)試接口

[復(fù)制鏈接]

678

主題

902

帖子

8293

積分

高級(jí)會(huì)員

Rank: 5Rank: 5

積分
8293
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-4-7 14:04:35 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
處理器
基于TI KeyStone C66x多核定點(diǎn)/浮點(diǎn)DSP TMS320C665x + Xilinx Artix-7 FPGA處理器,TMS320C665x主頻為1.0G/1.25GHz,單核運(yùn)算能力高達(dá)40GMACS和20GFLOPS,F(xiàn)PGA XC7A100T邏輯單元101K個(gè),DSP Slice 240個(gè)擁有多種工業(yè)接口資源,其CPU功能框圖:
5 P& k: S' ]  f7 w6 e% e
% r  j' M: D. S; U
PCIe接口
開發(fā)板引出了PCIe Gen2接口(J4),2通道,編碼方案為8b/10b,總共64pin,主接口區(qū)42pin,單通道理論最高傳輸速率達(dá)5GBaud,總傳輸速率為5GBaud*8/10=8Gbit/s,硬件及引腳定義如下圖:

$ j: F  i( \. U1 l& O8 c( X) O  O2 v  G
- L! O& a# I, G5 N
模式調(diào)試接口
開發(fā)板J1為模式調(diào)試接口,采用2*5pin、2.54mm間距雙排針連接方式,主要用于復(fù)位、NMI等調(diào)試,硬件及引腳定義如下圖:

1 d' G; A3 A; k. f3 C0 h
& Z* p0 M" J; o8 |
CORESEL0/CORESEL1:核心選擇管腳,用于選擇啟動(dòng)或者復(fù)位的核心。
LRESETZ:Warm Retset軟復(fù)位管腳。
LRESETNMIENZ:模式選擇使能管腳。
PORZ:上電復(fù)位管腳,用于上電時(shí)的復(fù)位行為。
" Z4 A7 S0 X# H+ P

$ ^7 _) R2 C' e: i' r
嵌入式DSP、ARM、FPGA多核技術(shù)開發(fā),學(xué)習(xí)資料下載:http://site.tronlong.com/pfdownload

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表