處理器 基于TI KeyStone C66x多核定點(diǎn)/浮點(diǎn)DSP TMS320C665x + Xilinx Artix-7 FPGA處理器,TMS320C665x主頻為1.0G/1.25GHz,單核運(yùn)算能力高達(dá)40GMACS和20GFLOPS,F(xiàn)PGA XC7A100T邏輯單元101K個(gè),DSP Slice 240個(gè)擁有多種工業(yè)接口資源,其CPU功能框圖: 5 P& k: S' ] f7 w6 e% e
% r j' M: D. S; U
PCIe接口 開發(fā)板引出了PCIe Gen2接口(J4),2通道,編碼方案為8b/10b,總共64pin,主接口區(qū)42pin,單通道理論最高傳輸速率達(dá)5GBaud,總傳輸速率為5GBaud*8/10=8Gbit/s,硬件及引腳定義如下圖:
$ j: F i( \. U1 l& O8 c( X) O O2 v G- L! O& a# I, G5 N
模式調(diào)試接口 開發(fā)板J1為模式調(diào)試接口,采用2*5pin、2.54mm間距雙排針連接方式,主要用于復(fù)位、NMI等調(diào)試,硬件及引腳定義如下圖:
1 d' G; A3 A; k. f3 C0 h& Z* p0 M" J; o8 |
CORESEL0/CORESEL1:核心選擇管腳,用于選擇啟動(dòng)或者復(fù)位的核心。 LRESETZ:Warm Retset軟復(fù)位管腳。 LRESETNMIENZ:模式選擇使能管腳。 PORZ:上電復(fù)位管腳,用于上電時(shí)的復(fù)位行為。 " Z4 A7 S0 X# H+ P
$ ^7 _) R2 C' e: i' r |