- 使用說(shuō)明/ _1 L0 B7 Q$ n
操作環(huán)境: - Windows 7/10 64bit;
- Xilinx Vivado 2017.4。
, ^$ x9 c Y" @% b5 ^( S- H# j2 g! A
本文檔以光盤"Demo\FPGA-HLS-demos"目錄下的tl-hls-led-flash例程為例,演示使用TcL腳本生成Zynq PL端Vivado工程的步驟。 將光盤"Demo\FPGA-HLS-demos"文件夾復(fù)制到Windows非中文路徑下,例如復(fù)制到C盤根目錄。注意:Windows路徑有長(zhǎng)度限制,路徑太長(zhǎng)會(huì)導(dǎo)致出錯(cuò)。 - 打開Vivado Tcl命令行終端0 h1 q: j) i; C" A7 A7 T: b
在Windows開始菜單打開Vivado 2017.4 Tcl Shell。
9 V x. |* `, N3 L) y+ a1 o; S1 V& C2 x; J2 V
7 l q" E% Z* D) m& u
% A0 U. Y6 h+ b- S8 i- 執(zhí)行Tcl腳本生成HLS工程
/ P$ U: u, t: K) c
(1)進(jìn)入HLS腳本所在目錄tl-hls-xxx/vivado_hls/src/: Vivado%cd F:/FPGA-HLS-demos/tl-hls-led-flash/vivado_hls/src
( e2 ~1 \% V! x (2)執(zhí)行run.tcl腳本生成HLS工程: Vivado%vivado_hls run.tcl
0 b! O" k1 }7 r/ Z' Q$ L 打印信息沒有報(bào)errors,并提示Exiting vivado_hls則表示HLS工程生成成功。生成的工程當(dāng)前目錄下: 0 A+ g l# n5 g; r
- 打開HLS工程3 w4 S! P% b. N5 n+ ^! S3 P
​​​​​​​(1)打開Vivado HLS 2017.4。! J! V3 g& A+ b5 m) P) i
+ g l5 b! W6 D# b ~! Z, ~
& ?7 B5 s$ W1 x, ?* `, W5 ^, Y
(2)點(diǎn)擊Open Project打開prj工程。
" ?8 \; g" g. \( K. L( \8 R$ q* O4 A- K' w$ i
/ r$ N) r: ?0 V1 u) J0 p打開成功: 創(chuàng)龍TLZ7xH-EVM是一款基于Xilinx Zynq-7000系列XC7Z035/XC7Z045/XC7Z100高性能SoC處理器設(shè)計(jì)的高端評(píng)估板,處理器集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源,由核心板與底板組成。 ZYNQ Z-7045-C6678新伙伴 TLZ7xH-EVM評(píng)估板 芯片架構(gòu):XC7Z045/XC7Z100-2FFG900I,集成PS端雙核ARM Cortex-A9 + PL端Kintex-7架構(gòu)28nm可編程邏輯資源。PS端主頻最高可達(dá)1GHz,單核運(yùn)算能力高達(dá)2.5DMIPS/MHz。
9 M7 b2 |$ S& y8 U" \; t! p外設(shè)資源:1x FMC(HPC)、2x CameraLink(Base/Medium/Full)、2x CAMERA、4x SFP+、1x PCIe Gen2、1x SATA、2x HDMI、2x SGMII 支持PS、PL端通信、高速AD采集與處理、CameraLink視頻采集與處理
4 c9 e. p, V/ C; H9 n- Q# q5 H2 E應(yīng)用領(lǐng)域:雷達(dá)探測(cè) 目標(biāo)追蹤 電子對(duì)抗 定位導(dǎo)航 圖像處理 水下探測(cè) 光電探測(cè) 深度學(xué)習(xí) 更多詳情請(qǐng)查閱:/ j- b2 @9 H( K0 n! e3 ~, |( O
①官方網(wǎng)站
h9 D C" z/ d) o j1 ]1 ^! J3 Y②官方商城
$ L) T/ `5 y" @" a0 o |