電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 53|回復(fù): 0
收起左側(cè)

STM32硬件設(shè)計(jì)的建議(2)

[復(fù)制鏈接]

365

主題

365

帖子

1944

積分

三級(jí)會(huì)員

Rank: 3Rank: 3

積分
1944
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-8-20 21:01:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
9 d9 o; K4 ]/ k
: v  P$ D7 \9 n3 z- `8 C! F* ^) q# I
1 HSE 時(shí)鐘
1 O) l( ]0 Y( \; e/ L高速外部時(shí)鐘信號(hào)(HSE)有以下幾個(gè)時(shí)鐘源: ? HSE 外部晶振/陶瓷諧振器 ? HSE 用戶(hù)外部時(shí)鐘,提供 OSC_IN 引腳 4 [% ~. j9 |: x7 e7 s4 ~
諧振器和負(fù)載電容必須盡可能地靠近振蕩器的引腳,以盡量減小輸出失真和起振穩(wěn)定時(shí)間。負(fù)載電容值必須根據(jù)所$ s& e/ F  l5 j
選振蕩器的不同做適當(dāng)調(diào)整。6 c  u( I- c( ^* T: E- |8 O
( h2 W/ m: Y/ s
1.1 外部晶振/陶瓷諧振器(HSE 晶振) 1 k* [# ^: W$ [/ A  \
    4到50MHz外部振蕩器的優(yōu)點(diǎn)是可以生成一個(gè)精度非常高的主時(shí)鐘。有關(guān)詳細(xì)信息,請(qǐng)參見(jiàn)數(shù)據(jù)手冊(cè)的電氣特性部分。 2 H4 Z* ]( |+ o
1 ^" Y' r9 Z+ E, M5 s# H6 K
1.2 外部時(shí)鐘源(HSE旁路)
& e  ~5 N' M4 c2 {  z& j" _在此模式下,必須提供外部時(shí)鐘源,頻率高達(dá)50MHz。必須使用占空比約為40%至60%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來(lái)驅(qū)動(dòng) OSC_IN引腳,具體取決于頻率(參考數(shù)據(jù)手冊(cè)),同時(shí)OSC_OUT引腳可用作GPIO使用。  N* M8 @) ^1 v2 B. s  a( H' }2 R$ k
2 HSI16時(shí)鐘
' M1 r0 e( F7 |0 s/ G4 u- V$ `+ U: UHSI16時(shí)鐘信號(hào)是從16MHz內(nèi)部RC振蕩器生成的。RC振蕩器以低成本提供時(shí)鐘源(無(wú)需使用外部元件)。它還比HSE晶振具有更快的啟動(dòng)時(shí)間。但即使校準(zhǔn)后,頻率也不如外部晶振或陶瓷諧振器的頻率精度高。HSI16時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)使用,以防HSE晶振發(fā)生故障。9 ?8 [7 p6 X7 p% R9 b% x
3 MSI(MSIS 和 MSIK)時(shí)鐘 MSI由四個(gè)內(nèi)部RC振蕩器組成:MSIRC0 (48MHz)、MSIRC1 (4MHz)、MSIRC2 (3.072MHz)和 MSIRC3 (400kHz)。每個(gè)振蕩器提供一個(gè)預(yù)分頻器,從而提供1、2、3或4分頻。由這些分頻振蕩器生成兩個(gè)輸出時(shí)鐘:
8 w: J. d- {+ q% M4 m$ R? MSIS,可選擇作為系統(tǒng)時(shí)鐘 : I+ T( J. P% l) b7 `7 }
? MSIK,可由一些外設(shè)選擇作為內(nèi)核時(shí)鐘
2 B6 X  O5 T# V& w8 C+ s1 n  T; |4 Y0 a  d7 y5 \* l( y' g
可由軟件分別使用RCC_ICSCR1寄存器中的MSISRANGE[3:0]和 MSIKRANGE[3:0]字段(且MSIRGSEL=1)來(lái)調(diào)整MSIS和MSIK頻率范圍。提供十六個(gè)頻率范圍,由四個(gè)內(nèi)部RC生成。2 p; ^. }9 P: P3 x" y1 N
如果HSE晶振發(fā)生故障,則MSI時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)。MSI振蕩器可提供一個(gè)低成本(無(wú)外部元件)低功耗的時(shí)鐘源。此外,當(dāng)和LSE 一起用于PLL模式時(shí),MSI可提供一個(gè)非常精確的時(shí)鐘源,該時(shí)鐘源可用于USB OTG-FS外設(shè),并且PLL反饋,使系統(tǒng)以最大速率160 MHz運(yùn)行。利用LSE進(jìn)行硬件自動(dòng)校準(zhǔn)(PLL模式)
* y+ i8 o( C+ d/ n- X當(dāng)應(yīng)用中存在32.768 kHz 外部振蕩器時(shí),MSIS或MSIK可配置為PLL模式。此模式已啟用,如下所示:
8 @4 A" ], y0 ~% G9 l, s? 對(duì)于MSIS:在RCC_CR寄存器中將MSIPLLEN位置為1
- w4 O/ D6 M- Y- T5 E4 I? 對(duì)于MSIK:在RCC_CR寄存器中將MSIPLLEN位置為0
" X9 z- c! U. h' a0 q& e8 O. e8 \/ n
如果MSIS和MSIK范圍是從同一MSIRC源生成的,則PLL模式應(yīng)用于 MSIS和MSIK。當(dāng)配置為PLL模式時(shí),MSIS或MSIK可利用LSE自動(dòng)校準(zhǔn)。該模式可用于所有MSI頻率范圍。48MHz時(shí),處于PLL模式的MSIK可用+ v+ M& o$ ^, c
于USB OTG FS器件,不需要外部高速晶振。1 R  A# }& A0 s5 Q" s, L7 }) O

7 w! A9 o1 w2 Q/ T, z# h4 LSE 時(shí)鐘 ! f0 U& k. w# i# }& H) R- _
LSE晶振是32.768kHz低速外部晶振或陶瓷諧振器。它為RTC(實(shí)時(shí)時(shí)鐘)外設(shè)提供低功耗且精度高的時(shí)鐘源,用于時(shí)鐘/日歷或其他定時(shí)功能。使用RCC_BDCR寄存器中的LSEDRV[1:0]位,可在運(yùn)行時(shí)更改晶振驅(qū)動(dòng)強(qiáng)度,以實(shí)現(xiàn)穩(wěn)定性、短啟動(dòng)時(shí)間和低功耗之間的最佳平衡。外部時(shí)鐘源(LSE 旁路)在此模式下,必須提供頻率高達(dá)1MHz的外部時(shí)鐘源。必須使用占空比約為50%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來(lái)驅(qū)動(dòng) OSC32_IN引腳,同時(shí)OSC32_OUT引腳可以作為GPIO使用。
# K2 A( N$ H- m4 W==========
, I& L; G* l* q( C+ n8 ]3 ]) j2 }往期回顧:Keil中變量不被初始化方法
6 c3 k4 {/ ]5 B$ o; M如何提高單片機(jī)的運(yùn)算效率之FPU
# U  w7 W% g) m0 d4 R: q$ ^& J- ]藍(lán)橋杯物聯(lián)網(wǎng)教程匯總_2405292 ?* C2 t4 D* l* s' R& \
==========# K' ^; U7 l5 i

* X, t5 f! Y8 Z7 B- Z
, B# N% g3 p2 q
6 G, Y9 V& f( P7 O- }" x. d! k
2 }6 m; a$ E- n% w( U; S5 e1 l, e( I, X% q+ o

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表