|
n2adblobo3h64023637519.png (79.17 KB, 下載次數(shù): 0)
下載附件
保存到相冊
n2adblobo3h64023637519.png
2024-9-11 15:34 上傳
' U0 j& o- g& D1 X s/ U8 d$ f3 s0 b" m/ D: c
1 HSE 時(shí)鐘
/ _: u! |& f/ N3 Z, ^2 @2 Z高速外部時(shí)鐘信號(HSE)有以下幾個(gè)時(shí)鐘源: ? HSE 外部晶振/陶瓷諧振器 ? HSE 用戶外部時(shí)鐘,提供 OSC_IN 引腳 ( i6 R7 ~7 v1 | A. E
諧振器和負(fù)載電容必須盡可能地靠近振蕩器的引腳,以盡量減小輸出失真和起振穩(wěn)定時(shí)間。負(fù)載電容值必須根據(jù)所3 K7 `: y% H; A
選振蕩器的不同做適當(dāng)調(diào)整。
; n& c5 D+ k8 n) ~5 M. `; W
mn2fk50j3aq64023637619.png (65.2 KB, 下載次數(shù): 0)
下載附件
保存到相冊
mn2fk50j3aq64023637619.png
2024-9-11 15:34 上傳
. p# R) a; y7 R' B- D3 l1.1 外部晶振/陶瓷諧振器(HSE 晶振) ' s& l7 S8 b6 Y+ r) `1 k
4到50MHz外部振蕩器的優(yōu)點(diǎn)是可以生成一個(gè)精度非常高的主時(shí)鐘。有關(guān)詳細(xì)信息,請參見數(shù)據(jù)手冊的電氣特性部分。 1 ^( d8 o* |1 K' E
, }9 d" ^2 P) _$ P
1.2 外部時(shí)鐘源(HSE旁路) $ u# B$ f2 p( Y& A V4 `
在此模式下,必須提供外部時(shí)鐘源,頻率高達(dá)50MHz。必須使用占空比約為40%至60%的外部時(shí)鐘信號(方波、正弦波或三角波)來驅(qū)動(dòng) OSC_IN引腳,具體取決于頻率(參考數(shù)據(jù)手冊),同時(shí)OSC_OUT引腳可用作GPIO使用。/ X; }7 F. S; Z: c/ u. f
2 HSI16時(shí)鐘
; y& h4 i. n- X k! V. bHSI16時(shí)鐘信號是從16MHz內(nèi)部RC振蕩器生成的。RC振蕩器以低成本提供時(shí)鐘源(無需使用外部元件)。它還比HSE晶振具有更快的啟動(dòng)時(shí)間。但即使校準(zhǔn)后,頻率也不如外部晶振或陶瓷諧振器的頻率精度高。HSI16時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)使用,以防HSE晶振發(fā)生故障。
) S& ?. B0 `: A* R, y! G3 MSI(MSIS 和 MSIK)時(shí)鐘 MSI由四個(gè)內(nèi)部RC振蕩器組成:MSIRC0 (48MHz)、MSIRC1 (4MHz)、MSIRC2 (3.072MHz)和 MSIRC3 (400kHz)。每個(gè)振蕩器提供一個(gè)預(yù)分頻器,從而提供1、2、3或4分頻。由這些分頻振蕩器生成兩個(gè)輸出時(shí)鐘:
2 ~; u' R% \' |' p* i! m& e2 g7 E? MSIS,可選擇作為系統(tǒng)時(shí)鐘
6 [* g, q/ K$ W; P( C+ Y? MSIK,可由一些外設(shè)選擇作為內(nèi)核時(shí)鐘
+ Y' r& I4 W* `/ `0 A8 \7 A& s4 C$ F
可由軟件分別使用RCC_ICSCR1寄存器中的MSISRANGE[3:0]和 MSIKRANGE[3:0]字段(且MSIRGSEL=1)來調(diào)整MSIS和MSIK頻率范圍。提供十六個(gè)頻率范圍,由四個(gè)內(nèi)部RC生成。, J; d* B% l5 @' ~) ^) D& l
如果HSE晶振發(fā)生故障,則MSI時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)。MSI振蕩器可提供一個(gè)低成本(無外部元件)低功耗的時(shí)鐘源。此外,當(dāng)和LSE 一起用于PLL模式時(shí),MSI可提供一個(gè)非常精確的時(shí)鐘源,該時(shí)鐘源可用于USB OTG-FS外設(shè),并且PLL反饋,使系統(tǒng)以最大速率160 MHz運(yùn)行。利用LSE進(jìn)行硬件自動(dòng)校準(zhǔn)(PLL模式)
/ ?+ w. M% u; t1 k; k; s4 C當(dāng)應(yīng)用中存在32.768 kHz 外部振蕩器時(shí),MSIS或MSIK可配置為PLL模式。此模式已啟用,如下所示:/ a7 y8 b8 y7 u& @! \) Y
? 對于MSIS:在RCC_CR寄存器中將MSIPLLEN位置為1 - h# V% \; i/ i* t8 T8 q$ p& v
? 對于MSIK:在RCC_CR寄存器中將MSIPLLEN位置為0 ( U/ v6 }+ i% H# d; e8 ]
" w8 d2 U: v U* }4 b8 s8 E3 f如果MSIS和MSIK范圍是從同一MSIRC源生成的,則PLL模式應(yīng)用于 MSIS和MSIK。當(dāng)配置為PLL模式時(shí),MSIS或MSIK可利用LSE自動(dòng)校準(zhǔn)。該模式可用于所有MSI頻率范圍。48MHz時(shí),處于PLL模式的MSIK可用; @) f4 _0 ^7 t8 x
于USB OTG FS器件,不需要外部高速晶振。2 c, g+ D0 y: D5 A2 @& x
' ?- O- y0 B' }3 i8 U S* v7 A' m" x4 LSE 時(shí)鐘 - I L+ G7 M6 i
LSE晶振是32.768kHz低速外部晶振或陶瓷諧振器。它為RTC(實(shí)時(shí)時(shí)鐘)外設(shè)提供低功耗且精度高的時(shí)鐘源,用于時(shí)鐘/日歷或其他定時(shí)功能。使用RCC_BDCR寄存器中的LSEDRV[1:0]位,可在運(yùn)行時(shí)更改晶振驅(qū)動(dòng)強(qiáng)度,以實(shí)現(xiàn)穩(wěn)定性、短啟動(dòng)時(shí)間和低功耗之間的最佳平衡。外部時(shí)鐘源(LSE 旁路)在此模式下,必須提供頻率高達(dá)1MHz的外部時(shí)鐘源。必須使用占空比約為50%的外部時(shí)鐘信號(方波、正弦波或三角波)來驅(qū)動(dòng) OSC32_IN引腳,同時(shí)OSC32_OUT引腳可以作為GPIO使用。
6 u2 E$ E# W. Z; j( `/ C==========
/ K& S U( o P8 f往期回顧:Keil中變量不被初始化方法
+ ~' @& j. H5 k$ H3 j" z如何提高單片機(jī)的運(yùn)算效率之FPU8 _$ A5 K9 C$ b. n
藍(lán)橋杯物聯(lián)網(wǎng)教程匯總_240529
5 Q8 _# T! {; K8 `==========
1 K" o. I$ h3 R q/ G3 c" G8 V% i% G; F- S
14mwvtsowfj64023637719.png (168.01 KB, 下載次數(shù): 0)
下載附件
保存到相冊
14mwvtsowfj64023637719.png
2024-9-11 15:34 上傳
; B- [ B, \8 p7 d+ P
* m1 u4 Z0 m/ C9 H5 k( o
rlh2ueyxdsm64023637819.png (389.99 KB, 下載次數(shù): 0)
下載附件
保存到相冊
rlh2ueyxdsm64023637819.png
2024-9-11 15:34 上傳
. [' b% Z! r# R- ]) `3 s: l8 j$ {
$ X* P. a9 N+ b5 M6 O
clihpa1ohyt64023637919.png (368.54 KB, 下載次數(shù): 0)
下載附件
保存到相冊
clihpa1ohyt64023637919.png
2024-9-11 15:34 上傳
|
|