|
pcb設計過程中,由于平面的分割,可能會導致信號參考面不連續(xù),對于低速信號,可能沒什么關系,而在高速數(shù)字系統(tǒng)中,高速信號以參考面作返回路徑,即回流路徑,如果參考平面不連續(xù),信號跨分割,就會帶來諸多的問題,如EMI、串擾、阻抗不連續(xù)等問題。這種情況下,需要對分割進行縫補,為信號提供較短的回流通路。常見的處理方式有添加縫補電容和跨線橋接。
& j0 |; H& r# K5 ^" r" D: A: J# l 縫補電容(Stiching Capacitor)通常在信號跨分割處擺放一個0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個這樣的電容,同時盡量保證信號線在縫補電容200mil范圍內,距離越小越好;而電容兩端的網絡分別對應信號穿過的參考平面的網絡,見圖一中電容兩端連接的網絡,兩種顏色高亮的兩種不同網絡' P2 D T; z4 U8 @" w
. [0 D* _' ?/ z+ Q$ b1 t
" T8 G1 {8 D& e" z; w
! r2 R* Z) Q* s1 d, F N, H跨線橋接:常見的就是在信號層對跨分割的信號進行“包地處理”,也可能包的是其他網絡的信號線,這個個‘“包地”線盡' [ ~+ y( t- G! f/ I: v* E
* {$ u% M# s" E" y/ k9 P2 c& @4 l/ d9 y* R( U% P0 [
6 B' j( R5 O" {' v3 s: o6 q
+ L. T x$ E) y9 n
2 S8 r A4 d9 X( K9 o6 L; e
/ C: z( A. d2 ]8 Z3 U. X: q, ~$ {3 Z' P/ w8 P# x0 X# o1 b
" X$ r; {* \6 u( g# z' ^
. B7 P: z x& u+ w, b+ c: p5 }- S0 R: T+ g7 A) O
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|