電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 151|回復(fù): 0
收起左側(cè)

通俗理解:下載口的上下拉電阻~

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
匿名  發(fā)表于 2024-5-19 08:40:00 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
點(diǎn)擊上方藍(lán)字關(guān)注我們
串行調(diào)試(Serial Wire Debug)接口,SWD是ARM目前支持的兩種調(diào)試端口之一,其用于實(shí)現(xiàn)微控制器與調(diào)試器之間的通信。SWD僅需4pin的2.54排針加上4根線就能完成程序的燒寫與調(diào)試,而且ST-LINK的價(jià)格也很便宜。

如上圖所示,一般我們都會(huì)這樣設(shè)計(jì)SWD接口,但是為什么SWDIO需要10K電阻上拉?SWCLK為什么需要10K電阻下拉?
我們先來參照一下國(guó)民技術(shù)的《N32WB03x 系列芯片硬件設(shè)計(jì)指南》:

這里明確指出SWDIO和SWCLK需要上拉和下拉。
再來看看《STM32F4xx中文參考手冊(cè)》

在這里,SWDIO和SWCLK內(nèi)部已經(jīng)有上拉和下拉了。對(duì)于SWDIO,在芯片內(nèi)部已經(jīng)有上拉,在電路板上也必須再一次上拉;而對(duì)于SWCLK,在芯片內(nèi)部已經(jīng)有下拉,沒有特殊說明則不需要再下拉。
對(duì)于STM32的SWCLK和SWDIO引腳在設(shè)計(jì)上內(nèi)部通常帶有弱上拉和下拉電阻,這意味著在某些情況下,不額外添加外部上下拉電阻也可以正常工作。而其他一些MCU則需要進(jìn)一步參照其數(shù)據(jù)手冊(cè)以確定,如國(guó)民技術(shù)的N32WB031KEQ6-2。
而我們也要明確一下上拉或下拉電阻的作用是什么?
首先,上下拉電阻可以在引腳未被驅(qū)動(dòng)時(shí)(浮空),使其保證明確的狀態(tài)(上拉電阻使其保持高電平,下拉電阻使其保持低電平)。同時(shí),上下拉電阻也能抑制噪聲,避免因噪聲而導(dǎo)致誤判。因此為了確保更好的信號(hào)完整性、降低噪聲干擾和提高通信可靠性,尤其是在長(zhǎng)距離傳輸、嘈雜環(huán)境下,建議在設(shè)計(jì)時(shí)添加合適的上下拉電阻(10K或100K)。在實(shí)際應(yīng)用中,應(yīng)該多參照數(shù)據(jù)手冊(cè)以及使用環(huán)境決定是否添在SWDIO和SWCLK加上下拉電阻,但是為了以防萬(wàn)一,研發(fā)和設(shè)計(jì)過程中板子上往往會(huì)預(yù)留下上下拉電阻的位置。

歡迎轉(zhuǎn)發(fā)分享給需要的好友!


微信號(hào):zls_it

掃描下方二維碼添加充電站小助手微信,可以加入微信交流群

群內(nèi)每天分享一些大廠的經(jīng)典C語(yǔ)言、C++面試題以及知識(shí)點(diǎn)解析、技術(shù)話題分享、常見錯(cuò)誤、易混淆的概念答疑等,等你來Get!



START



回復(fù)

使用道具

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表