處理器 基于TI KeyStone C66x多核定點(diǎn)/浮點(diǎn)DSP TMS320C665x + Xilinx Artix-7 FPGA處理器,TMS320C665x主頻為1.0G/1.25GHz,單核運(yùn)算能力高達(dá)40GMACS和20GFLOPS,F(xiàn)PGA XC7A100T邏輯單元101K個(gè),DSP Slice 240個(gè)擁有多種工業(yè)接口資源,其CPU功能框圖:
7 ?# |2 X7 ~% A! W$ L! L6 Q" _7 ]. Q: p* R0 ~
PCIe接口 開(kāi)發(fā)板引出了PCIe Gen2接口(J4),2通道,編碼方案為8b/10b,總共64pin,主接口區(qū)42pin,單通道理論最高傳輸速率達(dá)5GBaud,總傳輸速率為5GBaud*8/10=8Gbit/s,硬件及引腳定義如下圖:
( D5 v% ]' s/ N( L1 ?) N: |$ A# B& _/ q: H5 ^4 e
模式調(diào)試接口 開(kāi)發(fā)板J1為模式調(diào)試接口,采用2*5pin、2.54mm間距雙排針連接方式,主要用于復(fù)位、NMI等調(diào)試,硬件及引腳定義如下圖:
2 I% V( O" B. ?+ l
* g9 x( m/ d# ~+ C2 s9 o1 y1 Q* u( xCORESEL0/CORESEL1:核心選擇管腳,用于選擇啟動(dòng)或者復(fù)位的核心。 LRESETZ:Warm Retset軟復(fù)位管腳。 LRESETNMIENZ:模式選擇使能管腳。 PORZ:上電復(fù)位管腳,用于上電時(shí)的復(fù)位行為。
; ^) `1 ? O0 o$ g b4 N Y/ S5 j6 a d3 l) ]/ x
|