|
Zynq-7000是Xilinx推出的一款全可編程片上系統(tǒng)(All Programmable SoC)。
2 [6 p8 W# G: MZynq-7000 器件配備雙核 ARM Cortex-A9 處理器,該處理器與基于 28nm Artix-7 或 Kintex®-7 的可編程邏輯集成,可實(shí)現(xiàn)優(yōu)異的性能功耗比和最大的設(shè)計(jì)靈活性。Zynq-7000 具有高達(dá) 6.25M 的邏輯單元以及從 6.6Gb/s 到 12.5Gb/s 的收發(fā)器,可為多攝像頭駕駛員輔助系統(tǒng)和 4K2K 超高清電視等大量嵌入式應(yīng)用實(shí)現(xiàn)高度差異化的設(shè)計(jì)。
8 q' Q; @( \3 @- NZynq-7000 SoC 系列集成 ARM 處理器的軟件可編程性與 FPGA 的硬件可編程性,不僅可實(shí)現(xiàn)重要分析與硬件加速,同時(shí)還在單個(gè)器件上高度集成 CPU、DSP、ASSP 以及混合信號功能。Zynq-7000 系列包括單核 Zynq-7000S 器件和雙核 Zynq-7000 器件,是單位功耗性價(jià)比最高的全面可擴(kuò)展的 SoC 平臺(tái),可充分滿足您的獨(dú)特應(yīng)用需求。
3 D% m5 n- p) z4 w8 w' H* K9 {+ BZynq-7000系列產(chǎn)品特性:
% s; h. {' m* d* K1.更智能 & 優(yōu)化 & 最安全的解決方案$ t, p3 G/ c. W% o/ M$ T
實(shí)現(xiàn)差異化、分析和控制功能的創(chuàng)新型 ARM + FPGA 架構(gòu)
0 S, r" |8 ]% Z/ u$ G巨大的 OS、中間件、協(xié)議棧、加速器和 IP 生態(tài)環(huán)境
) C# W( ?0 k4 S# z, F q多級別的軟硬件安全! U% x$ ]+ F1 ]0 j, }
2.無與倫比的集成、高性能和低功耗7 A; U1 }; O& g
通過集成功能交付實(shí)際上的全可編程平臺(tái)
) x/ k( i* \) F8 N7 x8 u通過精心優(yōu)化的架構(gòu)提供系統(tǒng)級性能
! u) [! R* ^8 {5 ?, g5 d2 E& @6 {為交付最低系統(tǒng)功耗而精心設(shè)計(jì)
0 u) t- |, C2 G) V3.業(yè)經(jīng)驗(yàn)證的高效生產(chǎn)力
# y1 C+ z5 I3 S) n9 @" A8 _最靈活、可擴(kuò)展的平臺(tái),實(shí)現(xiàn)最大重復(fù)使用和最佳 TTM8 \' \; L5 L0 o/ ?) V, C3 r/ w7 e1 E
行業(yè)領(lǐng)先設(shè)計(jì)工具、 C/C++、Open CL 設(shè)計(jì)抽象8 ^2 f% G% p# M- S. J( E; N7 [& @
最豐富的軟硬件設(shè)計(jì)工具、SoM、設(shè)計(jì)套件和參考設(shè)計(jì)產(chǎn)品組合
* ?1 w/ W+ ~% {Xilinx Zynq-7000 資源框圖如下:
, S& ]& T$ {- f) Y4 `7 r( ` h( o1 l! x" A5 ^
基于 Xilinx Zynq-7000 SoC 系列架構(gòu),廣州創(chuàng)龍?jiān)O(shè)計(jì)了一款適用于高速數(shù)據(jù)采集處理的核心板SOM-TLZ7xH,采用沉金無鉛工藝的 14 層板設(shè)計(jì)。* s0 Y. y, x, L* P f$ h5 I& _
1.核心板簡介:
0 R4 f7 ^: }1 M) s W 基于 Xilinx Zynq-7000 SoC 高性能處理器,集成 PS 端雙核 Cortex-A9 ARM + PL 端 Kintex-7 架構(gòu)可編程邏輯資源;& q# y" t8 w& T* f5 I5 U
 PS 端 512KByte L2 Cache,256KByte On-Chip Memory,XC7Z035、XC7Z045 和 XC7Z100 管腳 pin to pin 兼容,主頻可高達(dá) 1GHz;
[" \7 C9 X4 ? 支持 USB 2.0、SDIO、千兆以太網(wǎng)、PCIe 等多種高速接口,同時(shí)支持 I2C、SPI、UART等常見接口;
7 n/ j( j2 A# G3 E" l 支持兩路 12bit MSPS ADCs,多達(dá) 17 個(gè)差分輸入通道;" L v0 J! N# e/ ?: e% r1 k
 多達(dá) 54 個(gè)復(fù)用 I/O 引腳(MIO),用于外設(shè)引腳分配;
, B9 O, B: H& L PS 端可通過 EMIO 配置 PL 端 IO,支持共享內(nèi)存,支持 PS 端和 PL 端數(shù)據(jù)協(xié)同處理;
* D3 D! l8 s' K3 p( `# Z; y" F PL 端可編程邏輯單元數(shù)量區(qū)間為 275K-444K,內(nèi)部集成的 Block RAM 可達(dá) 26.5Mbit,8 對高速串行收發(fā)器,每通道通信速率高達(dá) 12.5Gbit/s;: E( j& Y, j P* g0 _8 J8 d8 c
 可通過 PS 端配置及燒寫 PL 端程序,且 PS 端和 PL 端可以獨(dú)立開發(fā),互不干擾;; K. a, z1 X$ I+ |
 核心板大小為 100mm*75mm;" s# w7 R* z1 ^+ m+ A/ l
 連接穩(wěn)定可靠,采用工業(yè)級精密 B2B 高速連接器,防反插,保證信號完整性;
4 [; o8 t: T: I
1 |. }4 a* f$ ?& W! ]2. 典型運(yùn)用領(lǐng)域0 s P+ c. \8 A7 {1 f. {
 電機(jī)控制
8 c; L, V" u- n% F" o# O 醫(yī)療設(shè)備
- Q8 U |# X- c/ N 雷達(dá)聲納
: o i4 K9 ?; T 電力采集, j- e8 y5 K8 t7 e* I
 機(jī)器視覺
; @4 X" v5 Q' y. h& s3.硬件框圖
( j' X: M; b; N6 f4 I
1 D' W; \9 N* k) ]6 x& t: ~& F4.硬件參數(shù)0 r8 F. V4 R. {7 Q& ?
* b1 m# _, {8 U/ I
5.開發(fā)資料
/ Q& b) A9 e6 y4 K' }(1) 提供核心板引腳定義、可編輯底板原理圖、可編輯底板 PCB、芯片Datasheet,縮短硬件設(shè)計(jì)周期;' P/ e- |: j$ `! _ @2 O3 v! D
(2) 提供系統(tǒng)燒寫鏡像、內(nèi)核驅(qū)動(dòng)源碼、文件系統(tǒng)源碼,以及豐富的 Demo 程序;" S7 Q+ ~- k% s
(3) 提供完整的平臺(tái)開發(fā)包、入門教程,節(jié)省軟件整理時(shí)間,上手容易;7 u6 f0 `) K/ a" g
(4) 提供詳細(xì)的異構(gòu)通信開發(fā)教程,很好的解決開發(fā)瓶頸;
, F! k7 m8 |) A1 C(5) 提供基于 Qt 的圖形界面開發(fā)教程。* ?7 d/ ~' ~7 f' z
+ l( j+ K& n l! b2 \4 W
4 k+ S0 n& n' ?2 }& M/ k, u. d- y4 L4 H想要了解更多可以點(diǎn)擊鏈接:http://www.tronlong.com/6 A6 w' C# A6 i) O& i& [
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|