電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 62|回復(fù): 0
收起左側(cè)

STM32硬件設(shè)計(jì)的建議(2)

[復(fù)制鏈接]

281

主題

286

帖子

1632

積分

三級(jí)會(huì)員

Rank: 3Rank: 3

積分
1632
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-8-20 21:01:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
$ b6 z7 c) t4 Y; `/ v4 @

9 i4 f& M& S: u, n3 b1 HSE 時(shí)鐘 / G& }; z) u+ X
高速外部時(shí)鐘信號(hào)(HSE)有以下幾個(gè)時(shí)鐘源: ? HSE 外部晶振/陶瓷諧振器 ? HSE 用戶外部時(shí)鐘,提供 OSC_IN 引腳 1 Q0 N. T5 {+ a, g4 P+ u
諧振器和負(fù)載電容必須盡可能地靠近振蕩器的引腳,以盡量減小輸出失真和起振穩(wěn)定時(shí)間。負(fù)載電容值必須根據(jù)所  k* a6 }, H$ C
選振蕩器的不同做適當(dāng)調(diào)整。1 M9 \# V. q& U. p/ @1 B6 E
4 z( |% J  C% N$ P8 Z' _/ H
1.1 外部晶振/陶瓷諧振器(HSE 晶振)
9 s. o3 v  {3 x1 o3 Y7 H# N    4到50MHz外部振蕩器的優(yōu)點(diǎn)是可以生成一個(gè)精度非常高的主時(shí)鐘。有關(guān)詳細(xì)信息,請(qǐng)參見數(shù)據(jù)手冊(cè)的電氣特性部分。
. G6 {+ ?2 O& R2 b/ e
1 m  L! ~% |! x1.2 外部時(shí)鐘源(HSE旁路)
, {3 D. P! G5 ~$ y" _在此模式下,必須提供外部時(shí)鐘源,頻率高達(dá)50MHz。必須使用占空比約為40%至60%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來驅(qū)動(dòng) OSC_IN引腳,具體取決于頻率(參考數(shù)據(jù)手冊(cè)),同時(shí)OSC_OUT引腳可用作GPIO使用。
& K! t% N9 G, I; Y& b2 HSI16時(shí)鐘   w: [5 k: j1 U6 R
HSI16時(shí)鐘信號(hào)是從16MHz內(nèi)部RC振蕩器生成的。RC振蕩器以低成本提供時(shí)鐘源(無需使用外部元件)。它還比HSE晶振具有更快的啟動(dòng)時(shí)間。但即使校準(zhǔn)后,頻率也不如外部晶振或陶瓷諧振器的頻率精度高。HSI16時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)使用,以防HSE晶振發(fā)生故障。
2 H$ p! F7 V% C( ^( z! a3 MSI(MSIS 和 MSIK)時(shí)鐘 MSI由四個(gè)內(nèi)部RC振蕩器組成:MSIRC0 (48MHz)、MSIRC1 (4MHz)、MSIRC2 (3.072MHz)和 MSIRC3 (400kHz)。每個(gè)振蕩器提供一個(gè)預(yù)分頻器,從而提供1、2、3或4分頻。由這些分頻振蕩器生成兩個(gè)輸出時(shí)鐘:
7 c" ]6 Q- o" Z6 n4 c$ f? MSIS,可選擇作為系統(tǒng)時(shí)鐘 5 L" M( [0 V' X$ ]0 o
? MSIK,可由一些外設(shè)選擇作為內(nèi)核時(shí)鐘
* B' r  R  L3 u- ~+ E8 y: o" ]( N5 Y. @; i% V" A7 G7 u
可由軟件分別使用RCC_ICSCR1寄存器中的MSISRANGE[3:0]和 MSIKRANGE[3:0]字段(且MSIRGSEL=1)來調(diào)整MSIS和MSIK頻率范圍。提供十六個(gè)頻率范圍,由四個(gè)內(nèi)部RC生成。5 W0 Z9 n7 o* z, L' B8 w, X, E
如果HSE晶振發(fā)生故障,則MSI時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)。MSI振蕩器可提供一個(gè)低成本(無外部元件)低功耗的時(shí)鐘源。此外,當(dāng)和LSE 一起用于PLL模式時(shí),MSI可提供一個(gè)非常精確的時(shí)鐘源,該時(shí)鐘源可用于USB OTG-FS外設(shè),并且PLL反饋,使系統(tǒng)以最大速率160 MHz運(yùn)行。利用LSE進(jìn)行硬件自動(dòng)校準(zhǔn)(PLL模式)
4 g% U$ p/ q% P當(dāng)應(yīng)用中存在32.768 kHz 外部振蕩器時(shí),MSIS或MSIK可配置為PLL模式。此模式已啟用,如下所示:
8 m4 C2 v  W: |+ Q% ^* ^6 x% O? 對(duì)于MSIS:在RCC_CR寄存器中將MSIPLLEN位置為1
$ |9 o1 f' ]! T+ T6 w' X? 對(duì)于MSIK:在RCC_CR寄存器中將MSIPLLEN位置為0 1 b! [5 P% X0 \, }& |  N7 |

1 Y( B* S! Q9 O4 }) X5 ]4 v如果MSIS和MSIK范圍是從同一MSIRC源生成的,則PLL模式應(yīng)用于 MSIS和MSIK。當(dāng)配置為PLL模式時(shí),MSIS或MSIK可利用LSE自動(dòng)校準(zhǔn)。該模式可用于所有MSI頻率范圍。48MHz時(shí),處于PLL模式的MSIK可用
/ T  @" O3 d! @  v) m$ {" I) ~6 z! ]* \于USB OTG FS器件,不需要外部高速晶振。1 _& E7 X5 o2 B5 B& }, h
2 U& O8 X' n3 e, m: Z# X
4 LSE 時(shí)鐘 2 j! H. Y" c5 n) R5 `& M. ~0 E( }
LSE晶振是32.768kHz低速外部晶振或陶瓷諧振器。它為RTC(實(shí)時(shí)時(shí)鐘)外設(shè)提供低功耗且精度高的時(shí)鐘源,用于時(shí)鐘/日歷或其他定時(shí)功能。使用RCC_BDCR寄存器中的LSEDRV[1:0]位,可在運(yùn)行時(shí)更改晶振驅(qū)動(dòng)強(qiáng)度,以實(shí)現(xiàn)穩(wěn)定性、短啟動(dòng)時(shí)間和低功耗之間的最佳平衡。外部時(shí)鐘源(LSE 旁路)在此模式下,必須提供頻率高達(dá)1MHz的外部時(shí)鐘源。必須使用占空比約為50%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來驅(qū)動(dòng) OSC32_IN引腳,同時(shí)OSC32_OUT引腳可以作為GPIO使用。/ }% S; _0 {3 ?( u# d7 V
==========
/ P0 S; d+ T$ z5 d% ]( ?+ P往期回顧:Keil中變量不被初始化方法
2 _; g0 @  x0 @/ A: H+ Z$ b如何提高單片機(jī)的運(yùn)算效率之FPU
+ M3 _" ?/ n0 o% h6 D藍(lán)橋杯物聯(lián)網(wǎng)教程匯總_240529
- ~$ H( [  f" H) e' Q: M==========" T" b  P) }" ?: H) f

, e0 _+ R; l, c9 S1 ~$ q
+ b, x$ d5 u& d, h8 b, n/ r, H9 A! v+ t7 ]5 ~8 E8 H: ?

) ]3 x/ K- s% A7 D1 K& Q
% h# `) ]9 z0 M$ ]5 q8 B: i

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表