|
4duz1ysoqvt6404967243.png (79.17 KB, 下載次數(shù): 1)
下載附件
保存到相冊(cè)
4duz1ysoqvt6404967243.png
2024-9-7 15:22 上傳
7 U( g% N2 B& E( u2 y4 g; u
; {: A+ k J0 L- \0 E1 HSE 時(shí)鐘 , ?+ v1 Q7 l! s7 {/ g" A: y# w O
高速外部時(shí)鐘信號(hào)(HSE)有以下幾個(gè)時(shí)鐘源: ? HSE 外部晶振/陶瓷諧振器 ? HSE 用戶外部時(shí)鐘,提供 OSC_IN 引腳
* N8 T; f& o. o: X7 w諧振器和負(fù)載電容必須盡可能地靠近振蕩器的引腳,以盡量減小輸出失真和起振穩(wěn)定時(shí)間。負(fù)載電容值必須根據(jù)所
& t1 ]0 I; ~' I# i選振蕩器的不同做適當(dāng)調(diào)整。
{+ s) o a/ e
e5saoheccu36404967343.png (65.2 KB, 下載次數(shù): 0)
下載附件
保存到相冊(cè)
e5saoheccu36404967343.png
2024-9-7 15:22 上傳
; \' ~! ]6 B" t; M
1.1 外部晶振/陶瓷諧振器(HSE 晶振) , }7 u8 Z7 b9 \' N4 p6 |
4到50MHz外部振蕩器的優(yōu)點(diǎn)是可以生成一個(gè)精度非常高的主時(shí)鐘。有關(guān)詳細(xì)信息,請(qǐng)參見(jiàn)數(shù)據(jù)手冊(cè)的電氣特性部分。
; |/ `4 Z* K! e& y6 U4 y8 q1 W* l" W
1.2 外部時(shí)鐘源(HSE旁路)
; w- @# x8 d9 R4 v5 C/ O8 |在此模式下,必須提供外部時(shí)鐘源,頻率高達(dá)50MHz。必須使用占空比約為40%至60%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來(lái)驅(qū)動(dòng) OSC_IN引腳,具體取決于頻率(參考數(shù)據(jù)手冊(cè)),同時(shí)OSC_OUT引腳可用作GPIO使用。9 Y0 ^. I1 Q- ^0 C# I
2 HSI16時(shí)鐘
6 i4 X# c, I. e; s$ K, J+ zHSI16時(shí)鐘信號(hào)是從16MHz內(nèi)部RC振蕩器生成的。RC振蕩器以低成本提供時(shí)鐘源(無(wú)需使用外部元件)。它還比HSE晶振具有更快的啟動(dòng)時(shí)間。但即使校準(zhǔn)后,頻率也不如外部晶振或陶瓷諧振器的頻率精度高。HSI16時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)使用,以防HSE晶振發(fā)生故障。
) |" V \* [: Y) @' Y! A; `3 MSI(MSIS 和 MSIK)時(shí)鐘 MSI由四個(gè)內(nèi)部RC振蕩器組成:MSIRC0 (48MHz)、MSIRC1 (4MHz)、MSIRC2 (3.072MHz)和 MSIRC3 (400kHz)。每個(gè)振蕩器提供一個(gè)預(yù)分頻器,從而提供1、2、3或4分頻。由這些分頻振蕩器生成兩個(gè)輸出時(shí)鐘: ' B- n/ r' y- M" U7 I) v' o
? MSIS,可選擇作為系統(tǒng)時(shí)鐘
# J) c* R5 C( @$ J: J8 X? MSIK,可由一些外設(shè)選擇作為內(nèi)核時(shí)鐘 " I. L1 ?! R3 z# f$ F' q
+ R# q- F) l9 j, a' j6 H; o5 k; g可由軟件分別使用RCC_ICSCR1寄存器中的MSISRANGE[3:0]和 MSIKRANGE[3:0]字段(且MSIRGSEL=1)來(lái)調(diào)整MSIS和MSIK頻率范圍。提供十六個(gè)頻率范圍,由四個(gè)內(nèi)部RC生成。
# n ?3 u) Z3 _! E$ q9 B如果HSE晶振發(fā)生故障,則MSI時(shí)鐘還可作為備份時(shí)鐘源(輔助時(shí)鐘)。MSI振蕩器可提供一個(gè)低成本(無(wú)外部元件)低功耗的時(shí)鐘源。此外,當(dāng)和LSE 一起用于PLL模式時(shí),MSI可提供一個(gè)非常精確的時(shí)鐘源,該時(shí)鐘源可用于USB OTG-FS外設(shè),并且PLL反饋,使系統(tǒng)以最大速率160 MHz運(yùn)行。利用LSE進(jìn)行硬件自動(dòng)校準(zhǔn)(PLL模式)) u9 p) \" y% b. E$ ^
當(dāng)應(yīng)用中存在32.768 kHz 外部振蕩器時(shí),MSIS或MSIK可配置為PLL模式。此模式已啟用,如下所示:/ Q' T# h- H+ @: Z
? 對(duì)于MSIS:在RCC_CR寄存器中將MSIPLLEN位置為1
( T1 F5 F: l7 Q2 r& C4 o? 對(duì)于MSIK:在RCC_CR寄存器中將MSIPLLEN位置為0
% D& K, r2 z6 j& M% t0 h) o
1 \' N/ S- H! U3 j6 a1 `如果MSIS和MSIK范圍是從同一MSIRC源生成的,則PLL模式應(yīng)用于 MSIS和MSIK。當(dāng)配置為PLL模式時(shí),MSIS或MSIK可利用LSE自動(dòng)校準(zhǔn)。該模式可用于所有MSI頻率范圍。48MHz時(shí),處于PLL模式的MSIK可用% |: \ l* V. `
于USB OTG FS器件,不需要外部高速晶振。, d9 h1 `# ]* T4 L+ R. H
. ~/ g/ d2 x+ u9 k6 x4 LSE 時(shí)鐘 & Q& j4 Z5 O/ x3 m0 m6 k" Y& c$ T
LSE晶振是32.768kHz低速外部晶振或陶瓷諧振器。它為RTC(實(shí)時(shí)時(shí)鐘)外設(shè)提供低功耗且精度高的時(shí)鐘源,用于時(shí)鐘/日歷或其他定時(shí)功能。使用RCC_BDCR寄存器中的LSEDRV[1:0]位,可在運(yùn)行時(shí)更改晶振驅(qū)動(dòng)強(qiáng)度,以實(shí)現(xiàn)穩(wěn)定性、短啟動(dòng)時(shí)間和低功耗之間的最佳平衡。外部時(shí)鐘源(LSE 旁路)在此模式下,必須提供頻率高達(dá)1MHz的外部時(shí)鐘源。必須使用占空比約為50%的外部時(shí)鐘信號(hào)(方波、正弦波或三角波)來(lái)驅(qū)動(dòng) OSC32_IN引腳,同時(shí)OSC32_OUT引腳可以作為GPIO使用。
+ |3 K! M$ c4 @* O, K==========
0 t* Y8 g9 O! Z! e3 D( c+ I往期回顧:Keil中變量不被初始化方法
' W# s5 q2 h% S+ B( @如何提高單片機(jī)的運(yùn)算效率之FPU
# V) r& q3 ^# R8 p6 _藍(lán)橋杯物聯(lián)網(wǎng)教程匯總_240529: _4 r5 Y- z8 N" W
==========
! b4 b* c+ C7 V/ u
/ R* B" q8 W; S3 p7 d
4yjckyv2vfv6404967443.png (168.01 KB, 下載次數(shù): 1)
下載附件
保存到相冊(cè)
4yjckyv2vfv6404967443.png
2024-9-7 15:22 上傳
& ~7 Y$ e+ e/ m
' [5 T4 P6 y! t, g1 v: v
otlbekhijo56404967544.png (389.99 KB, 下載次數(shù): 1)
下載附件
保存到相冊(cè)
otlbekhijo56404967544.png
2024-9-7 15:22 上傳
0 L! C4 { K& M5 D. ]7 o4 U3 X# D4 E4 c
b0tg2de0ey56404967644.png (368.54 KB, 下載次數(shù): 1)
下載附件
保存到相冊(cè)
b0tg2de0ey56404967644.png
2024-9-7 15:22 上傳
|
|