在pcb設(shè)計中,Design Rule設(shè)計規(guī)則是關(guān)系到一個PCB設(shè)計成敗的關(guān)鍵。所有設(shè)計師的意圖,對于設(shè)計的功能體現(xiàn)都通過設(shè)計規(guī)則這個靈魂來驅(qū)動和實現(xiàn)。精巧細致的規(guī)則定義可以幫助設(shè)計師在PCB布局布線的工作中得心應(yīng)手,節(jié)省工程師的大量精力和時間,幫助設(shè)計師實現(xiàn)優(yōu)秀的設(shè)計意圖,大大方便設(shè)計工作的進行。. N9 h1 q+ m, u
* c( o [1 z* j4 G
整個PCB設(shè)計都需要遵守規(guī)則定義。包括最基本的電氣規(guī)則(間距,短路斷路),布線規(guī)則(線寬,走線風格,過孔樣式,扇出等),平面規(guī)則(電源地平面層連接方式,鋪銅連接方式);以及其他常用的輔助規(guī)則如布局規(guī)則,制造規(guī)則,高速設(shè)計規(guī)則,信號完整性規(guī)則等等。在設(shè)計完成之后,還可進行規(guī)則檢查Design Rule Check來重新審視您的設(shè)計,看看有無違反規(guī)則的情況發(fā)生并加以改進和完善。 r: M5 R9 k0 d+ E/ N! U
" L+ p: j& c$ b. Y. k% V/ q
設(shè)計規(guī)則方面都有哪些要求和困惑?
: O. n! S$ _2 Y- c% u$ {* `. ?; u$ k
一說到PCB設(shè)計規(guī)則,總會引起廣大設(shè)計師的興趣,也會冒出一大堆關(guān)于設(shè)計規(guī)則方面的問題,要求和困惑。比如,如下疑問各位肯定經(jīng)常交流,絲毫也不會陌生:2 V9 K3 y3 ^: E" b! ~) q7 u, V
; W* E1 Y8 R6 b" |
首先,我見過有人的設(shè)計規(guī)則設(shè)置的非常合理,正合我意,請問如何借鑒到我的設(shè)計中來?9 _! A# E. T. x$ C1 |% v* }) I9 D
* D# D2 \* [- @
如何設(shè)置不同的安全間距,比如多管腳器件之間的焊盤間距設(shè)置小一點?
$ D7 F& U/ J5 X2 F9 J2 j! ~+ }/ n& [, m' G' e# A3 b. m5 b3 Y
如何設(shè)置鋪銅與過孔之間的連接樣式,比如直連還是花型連接?
. }" C/ G0 n; d9 Z! E- x
3 J' y. E+ A1 d/ O* J6 b0 S鋪銅最好不要鋪到板邊,這樣在以后的使用中可能會出現(xiàn)機械問題。可否設(shè)置鋪銅與板邊之間留有一定空間,比如間距為20mil?- v9 M9 e/ i x( ]/ N) }2 C; D
* R9 F& C" @& l+ @" u3 n重要網(wǎng)絡(luò)比如電源和地的線寬如何設(shè)置得寬一些?
$ J2 J- B8 H+ S. u) c9 t2 h0 I d( o7 D R% V
如何將不同的區(qū)域設(shè)置不同的規(guī)則?
1 O; r& P& p& F
4 L* j; N+ f$ Q7 p1 L* p如何使用Query 查詢語句來自定義自己個性化的設(shè)計規(guī)則?8 o( {; v; Z9 Y% j
, Q& s2 X9 h; g, [3 Q& \. E其它…...
, B0 V! _' N+ }3 Q6 s
( u* y2 _1 E+ w) ?9 \% Z0 T$ G3 |$ I 本次小技巧解決問題2。介紹Altium designer新版本對于高密器件內(nèi)焊盤間距規(guī)則的簡單處理方法(看官們請注意:之前的版本是沒有此選項的。之前工程師布局布線完成后,DRC一檢查,高密度器件一片綠!!管腳太密違反最小間距)。
/ c3 X* |( \" `! E0 L, @9 q6 b6 o1 F1 Z# O
高密器件內(nèi)的焊盤間距選項. G" t1 w: S3 x) B5 r* h
$ F0 L& w1 ?6 F' M: b
對于高密度管腳的元器件來說,器件內(nèi)焊盤之間的間距一般很小,比如6mil,而整個PCB的最小安全間距設(shè)置如果是8mil,那么元器件焊盤的間距明顯違反了規(guī)則設(shè)置。在規(guī)則檢查時或在線編輯時會一直綠色高亮來顯示違規(guī)。這種違規(guī)顯然是不需要處理的,我們應(yīng)該修正規(guī)則設(shè)置來消除綠色高亮顯示。在原來的處理辦法中,是用query語言單獨為這個器件定義不同的安全間距規(guī)則,并設(shè)置為高優(yōu)先級。在新的版本中,只需要簡單的勾選選項即可解決這個問題,即忽略封裝內(nèi)的焊盤間距Ignore Pad to Pad clearance within a footprint。如下圖所示。
8 y7 m# v1 J p, r- H" [- M0 I7 W5 h, Q' s
# X, v1 R6 R$ T. l% {3 b' a) y
用此選項勾選非常簡便。不需要原來那樣用Query語句InComponent('U1') ,然后設(shè)置其最小安全間距為6mil,并設(shè)為最高間距優(yōu)先級。 披星戴月奮戰(zhàn)在PCB布局布線第一線的,有智有勇又有謀略的斗戰(zhàn)士們,你的行頭裝備和武器工具是否齊全?用起來可還順手?法器功能是否運用正常?Altium Designer這款功能強大的設(shè)計工具,同樣也有許多巧妙機關(guān)和妙計補給。請選擇你最感興趣的問題,我們在后續(xù)對top popular的問題發(fā)放通關(guān)秘籍! 注:如果上面所列7項不能代表你的問題,請備注到第8項其他。 % u9 a9 h( q# t, B. b
原文:http://www.altium.com.cn/blog/pcb設(shè)計規(guī)則小技巧-——-高密器件焊盤間距?utm_source=altiumdatabase&utm_medium=email&mkt_tok=eyJpIjoiTjJGaVlXWXhPV1JrWTJKaSIsInQiOiJOdm5iYjRXOEo4a0g3SWJydDV2a1ZcL3VLMnN3ekNkaXg4NCtnUDNxOE9QUHlJMlhDQU1sWUJJZkgxdGZsQjlCeG1Sd3dhWURLOXVsdjZJalY4M3B1TzNtdkVGNWlYalRoaHpXRU5udWNjY3hMd0ZJSDVNMG14UUtnbUhMeE5uR3IifQ%3D%3D
5 F7 s- J- u1 K3 j) e4 ? J |