|
pcb設(shè)計(jì)過程中,由于平面的分割,可能會(huì)導(dǎo)致信號參考面不連續(xù),對于低速信號,可能沒什么關(guān)系,而在高速數(shù)字系統(tǒng)中,高速信號以參考面作返回路徑,即回流路徑,如果參考平面不連續(xù),信號跨分割,就會(huì)帶來諸多的問題,如EMI、串?dāng)_、阻抗不連續(xù)等問題。這種情況下,需要對分割進(jìn)行縫補(bǔ),為信號提供較短的回流通路。常見的處理方式有添加縫補(bǔ)電容和跨線橋接。0 y; x8 u$ W) \+ \4 X
縫補(bǔ)電容(Stiching Capacitor)通常在信號跨分割處擺放一個(gè)0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個(gè)這樣的電容,同時(shí)盡量保證信號線在縫補(bǔ)電容200mil范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡(luò)分別對應(yīng)信號穿過的參考平面的網(wǎng)絡(luò),見圖一中電容兩端連接的網(wǎng)絡(luò),兩種顏色高亮的兩種不同網(wǎng)絡(luò)
/ y( s. B: B4 O
! k$ ^8 g: |$ ~
2 I& o) h/ x# i3 u9 C4 z ^4 r" u
* D/ e4 ~8 v: p跨線橋接:常見的就是在信號層對跨分割的信號進(jìn)行“包地處理”,也可能包的是其他網(wǎng)絡(luò)的信號線,這個(gè)個(gè)‘“包地”線盡2 i" d8 C* C, E: M/ s
* x, |' v8 v3 P! Z. a/ |
0 \, \3 H/ v' C/ e5 x$ g
. W3 X& Z- Q2 D/ [# v+ V: B0 F* j/ ~& x2 e/ R" ~
1 x. G4 B# P! d; o, c0 F
) Z; H; K( I0 c# Z8 Z3 s( g$ G7 q& O: z9 z
2 K$ b5 N S9 `- G# q+ h. s
, b( A3 }/ k4 G; I% v6 F, Y- N) l: s; U. ~& r. a! V
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|