|
( U+ w+ v* |; A
' G7 z5 k6 z K i2 X8 q$ A
在pcb設計中,布線是完成產(chǎn)品設計的重要步驟,可以說前面的準備工作都是為它而做的,在整個PCB中,以布線的設計過程限定最高,技巧最細、工作量最大。9 B1 a" ~& ~& X$ S z
# L+ g+ K" a. E( ?) o g
PCB布線有單面布線、雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前,可以用交互式預先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應避免相鄰平行,以免產(chǎn)生反射干擾。必要時應加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。4 }' i9 Q# Z% t u- [
自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預先設定,包括走線的彎曲次數(shù)、導通孔的數(shù)目、步進的數(shù)目等。一般先進行探索式布經(jīng)線,快速地把短線連通,然后進行迷宮式布線,先把要布的連線進行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。并試著重新再布線,以改進總體效果。 y2 i) V8 b7 O A
對目前高密度的PCB設計已感覺到貫通孔不太適應了,它浪費了許多寶貴的布線通道,為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術,它不僅完成了導通孔的作用,還省出許多布線通道使布線過程完成得更加方便,更加流暢,更為完善,PCB板的設計過程是一個復雜而又簡單的過程,要想很好地掌握它,還需廣大電子工程設計人員去自已體會,才能得到其中的真諦。
+ H8 t9 }2 t0 _6 _0 Q) W
m, w, L9 `- p3 z 1 、電源、地線的處理:
9 T, ^# x; o5 w( A1 z% c既使在整個PCB板中的布線完成得都很好,但由于電源、地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,有時甚至影響到產(chǎn)品的成功率。所以對電源、地線的布線要認真對待,把電源、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。
. X$ H6 B2 p+ n* k5 M- Q3 Q 對每個從事電子產(chǎn)品設計的工程人員來說都明白地線與電源線之間噪音所產(chǎn)生的原因,現(xiàn)只對降低式抑制噪音作以表述:) k$ s1 w+ v. c9 k! o8 b
眾所周知的是在電源、地線之間加上去耦電容。
5 d3 ^6 B2 m% W" |1 V, |1 U& _ 盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,最經(jīng)細寬度可達0.05~0.07mm,電源線為1.2~2.5 mm。% c' S4 ?. J' }; {
對數(shù)字電路的PCB可用寬的地導線組成一個回路, 即構成一個地網(wǎng)來使用(模擬電路的地不能這樣使用)。1 n- w8 Y5 F D$ ?; g# X o4 W* Q
用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用。或是做成多層板,電源,地線各占用一層。; ?( E/ p+ r6 W5 u3 E
" ^. e2 ?2 D& H H3 O$ V% {
2、數(shù)字電路與模擬電路的共地處理:
" w' y5 ~* P$ w h' T) v9 U 現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。
" w9 ]1 W- h# J T$ h$ U m 數(shù)字電路的頻率高,模擬電路的敏感度強,對信號線來說,高頻的信號線盡可能遠離敏感的模擬電路器件,對地線來說,整人PCB 對外界只有一個結點,所以必須在PCB內(nèi)部進行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點短接,請注意,只有一個連接點。也有在PCB上不共地的,這由系統(tǒng)設計來決定* Y" ^2 Y& H( \4 U) Y2 p7 _: }0 `
1 r) a3 K8 Q# T3 G+ b$ e$ Q; h
3、信號線布在電(地)層上:2 x3 H3 t! l) v. W4 ~( a
在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費也會給生產(chǎn)增加一定的工作量,成本也相應增加了,為解決這個矛盾,可以考慮在電(地)層上進行布線。首先應考慮用電源層,其次才是地層。因為最好是保留地層的完整性。) Q8 B1 g+ \: ?2 z
: ]# C7 q+ {4 y! g, e+ P2 S
4、大面積導體中連接腿的處理:
7 b( }6 f* H e8 U: D- {) l# a 在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:
1 @8 K* F! [+ H' C ①焊接需要大功率加熱器。
6 Q* g# Y$ _- z& r5 Y' i! B ②容易造成虛焊點。' K7 f, r/ h1 M! J% c
所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat shield)俗稱熱焊盤(Thermal),這樣,可使在焊接時因截面過分散熱而產(chǎn)生虛焊點的可能性大大減少。多層板的接電(地)層腿的處理相同。
+ `- @, H* m; M1 `
/ O x* }5 c3 ? e. b% c5、布線中網(wǎng)絡系統(tǒng)的作用:/ W; w1 [- Q* N/ G& k% C5 o
在許多CAD系統(tǒng)中,布線是依據(jù)網(wǎng)絡系統(tǒng)決定的。網(wǎng)格過密,通路雖然有所增加,但步進太小,圖場的數(shù)據(jù)量過大,這必然對設備的存貯空間有更高的要求,同時也對象計算機類電子產(chǎn)品的運算速度有極大的影響。而有些通路是無效的,如被元件腿的焊盤占用的或被安裝孔、定們孔所占用的等。網(wǎng)格過疏,通路太少對布通率的影響極大。所以要有一個疏密合理的網(wǎng)格系統(tǒng)來支持布線的進行。
0 j1 j' j; N1 W, A 標準元器件兩腿之間的距離為0.1英寸(2.54mm),所以網(wǎng)格系統(tǒng)的基礎一般就定為0.1英寸(2.54 mm)或小于0.1英寸的整倍數(shù),如:0.05英寸、0.025英寸、0.02英寸等。& [, r4 |7 ?" W) \' i$ b% u
: m+ r3 y2 y) M0 u& v! T2 ^" H" u( L0 ?& G, `
6、設計規(guī)則檢查(DRC):/ g$ q) z; \$ {9 S: a5 y
布線設計完成后,需認真檢查布線設計是否符合設計者所制定的規(guī)則,同時也需確認所制定的規(guī)則是否符合印制板生產(chǎn)工藝的需求,一般檢查有如下幾個方面:. Y+ v* f! g U/ u( k4 c
線與線,線與元件焊盤,線與貫通孔,元件焊盤與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產(chǎn)要求。
+ b" V p+ z$ ]" B& y6 z) H 電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。
4 o5 W$ I( w9 a4 u- w 對于關鍵的信號線是否采取了最佳措施,如長度最短,加保護線,輸入線及輸出線被明顯地分開。
6 N7 ?4 v6 n4 F, v 模擬電路和數(shù)字電路部分,是否有各自獨立的地線。5 u7 N( B3 M# J5 H' p/ O' m5 U" n, X
后加在PCB中的圖形(如圖標、注標)是否會造成信號短路。9 Z/ _& F, R/ S0 R, ^( m
對一些不理想的線形進行修改。
) [2 L0 |; n3 x, K! y* b1 d) @5 ] 在PCB上是否加有工藝線?阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標志是否壓在器件焊盤上,以免影響電裝質(zhì)量。& V) Z. ^. Q/ C% @3 ^3 k
多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。$ j) J/ W$ H& f% i3 I
* E- S8 L0 H5 u/ M; M
|
|