電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 37|回復(fù): 0
收起左側(cè)

帶你破解晶振PCB的布局要點!

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
匿名  發(fā)表于 2024-5-9 08:00:00 回帖獎勵 |倒序瀏覽 |閱讀模式
點擊上方藍字關(guān)注我們
一、晶振的分類


01
無源晶振
無源晶振器是一種 passives 振蕩器,它不需要外部電源來維持振蕩。它的振蕩頻率由晶體的物理尺寸和材料特性決定(一般都采無源晶振)。


02
有源晶振
有源晶振器是一種 active 振蕩器,它需要外部電源來提供能量以維持振蕩。通常包括晶振芯片和外部電路,通過反饋機制產(chǎn)生穩(wěn)定的振蕩信號。


二、晶振擺放規(guī)則



近距離放置:將晶振封裝與相關(guān)的晶體管、放大器或微控制器等盡可能地放置在緊鄰位置,以減少連接線路的長度,降低信號傳輸?shù)难舆t和損耗。
干擾隔離:將晶振電路與高頻、高電流的部分(如處理器、時鐘發(fā)生器等)保持一定距離,減少電磁干擾對晶振的影響。
地線短接:確保晶振的地線是最短、最直接的路徑,同時避免與其他信號線路的交叉,以降低地線的噪聲。
減少環(huán)路:避免在晶振及其相關(guān)電路周圍形成大環(huán)路,因為環(huán)路會引起電磁輻射和互相干擾,影響晶振的穩(wěn)定性和性能。
共模干擾:盡量將晶振及其相關(guān)電路的信號線路與其他信號線路隔離開來,以減少共模干擾對晶振信號的影響。
差分布線:使用差分信號傳輸方式,減少對晶振信號的干擾和損耗,提高抗干擾能力。
防止串?dāng)_:在PCB布局中,避免晶振信號線路與其他信號線路相互干擾,特別是避免與高頻信號線路的交叉。
電磁兼容性:遵循電磁兼容性(emc)設(shè)計原則,通過合理的布局和接地設(shè)計,減少電磁輻射和敏感信號的干擾,確保晶振電路的穩(wěn)定性和可靠性。
保持溫度穩(wěn)定:盡量將晶振放置在不易受到外部溫度變化影響的位置,避免熱源附近或通風(fēng)不良的區(qū)域。

歡迎轉(zhuǎn)發(fā)分享給需要的好友!


微信號:zls_it

掃描下方二維碼添加充電站小助手微信,可以加入微信交流群

群內(nèi)每天分享一些大廠的經(jīng)典C語言、C++面試題以及知識點解析、技術(shù)話題分享、常見錯誤、易混淆的概念答疑等,等你來Get!



START



回復(fù)

使用道具

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表