電子產業(yè)一站式賦能平臺

PCB聯盟網

搜索
查看: 2921|回復: 5
收起左側

PCB抗ESD的設計原則

[復制鏈接]

43

主題

86

帖子

874

積分

二級會員

Rank: 2

積分
874
跳轉到指定樓層
樓主
發(fā)表于 2017-2-22 17:46:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
- G$ L' q& W9 j# _" ?& r# n2 ~' i
ESD(Electro-Static discharge),即靜電釋放。靜電是自然現象,其特點是長時間積聚、高電壓、低電量、小電流和作用時間短等。人體接觸、物體摩擦、電器間的感應等,都會產生靜電,電子產品基本上都處于ESD的環(huán)境之中。ESD一般不會直接損壞電子產品,但卻會對其造成干擾,會導致設備鎖死、信號干擾、數據丟失等。故此,電子產品必須做好抗ESD,PCB作為電子產品的基本器件,也不可忽視。
$ C( y+ ?" Z& N0 _! F" P那么,PCB在設計、生產過程中,應該如何抗ESD呢?金 百澤給大家簡單介紹:
. c) p% U) e$ m  c) m, F% l首先在電路設計上,應當減少環(huán)路面積。因為環(huán)路具有變化的磁通量,電流的幅度與環(huán)的面積成正比,環(huán)路越大,則磁通量越大,則就能感應出越強的電流。故環(huán)路面積越小,能夠感應到的靜電電流越小。
) Y0 N; t2 |6 v其次,盡量使用多層PCB,因為多面PCB的地平面、電源平面、信號線、地線的間距可以減小工模阻抗和感性耦合,從而減少ESD。7 G2 O2 V$ s" q. H. q
第三,盡量使用較短的信號線,因為長的信號線可以接收ESD脈沖能量。盡量把每個信號層緊靠著相應的電源層或地線層。如果元器件比較密集,可以使用內層線。$ ]: u0 H6 Y7 t. a( ?, C/ h
第四,如果PCB周圍畫出不加組焊層的走線,可以將走線連接至外殼,但不能構成一個封閉的環(huán),以免形成環(huán)形天線而引入更大的麻煩。
( d1 T! {& I+ K6 i$ z. X5 `$ b第五,可以采用有鉗位二極管的CMOS器件或者TTL器件保護電路,有了鉗位二極管的保護,在實際電路設計中減小了設計的復雜度。
回復

使用道具 舉報

389

主題

2372

帖子

1萬

積分

論壇法老

Rank: 6Rank: 6

積分
14149
QQ
沙發(fā)
發(fā)表于 2017-2-22 21:15:52 | 只看該作者
靜電的基本知識,學學,非常有幫助,謝謝分享
回復 支持 反對

使用道具 舉報

板凳
發(fā)表于 2017-2-22 22:27:00 | 只看該作者
接觸放電比較好整,空氣放電就麻煩很多
回復 支持 反對

使用道具 舉報

1

主題

213

帖子

920

積分

二級會員

Rank: 2

積分
920
地板
發(fā)表于 2017-2-23 13:56:35 | 只看該作者
謝謝樓主分享大家
回復 支持 反對

使用道具 舉報

1

主題

1029

帖子

4484

積分

四級會員

Rank: 4

積分
4484
5#
發(fā)表于 2020-6-17 11:57:30 | 只看該作者
基本知識,還希望更多點
回復 支持 反對

使用道具 舉報

1

主題

1029

帖子

4484

積分

四級會員

Rank: 4

積分
4484
6#
發(fā)表于 2020-7-8 08:47:32 | 只看該作者
( ?0 r/ {2 G1 C1 ?+ C& v
金幣不足,只能先灌水了,發(fā)現竟然是免費的
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯系客服 關注微信 下載APP 返回頂部 返回列表