電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 2555|回復(fù): 0
收起左側(cè)

在處理布線密度時應(yīng)注意哪些問題?

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2015-3-2 20:22:05 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
問:在電路板尺寸固定的情況下,如果設(shè)計中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強,同時走線過細也使阻抗無法降低,請問在高速(>100MHz)高密度pcb設(shè)計中有哪些技巧?: c# W# v  [8 L# g' h

答:在設(shè)計高速高密度PCB時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:

1.控制走線特性阻抗的連續(xù)與匹配。

2.走線間距的大小。一般?吹降拈g距為兩倍線寬?梢酝高^仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結(jié)果可能不同。

3.選擇適當?shù)亩私臃绞健?/font>

4.避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因為這種串擾比同層相鄰走線的情形還大。

5.利用盲埋孔(blindried via)來增加走線面積。但是PCB板的制作成本會增加。

在實際執(zhí)行時確實很難達到完全平行與等長,不過還是要盡量做到。除此以外,可以預(yù)留差分端接和共模端接,以緩和對時序與信號完整性的影響。

--------------------------------------------------------------------------------------------------
/ t$ G1 K6 {  r; c% U本文由Altium PCB 工作站收集整理,轉(zhuǎn)載時請注明出處,謝謝合作!' r) @8 V# [4 k9 e) k
推薦:全國知名PCB資源分享中心--Altium PCB工作站:http://www.altium-pcb.com

5 C+ p6 q" j+ R
凡億教育 課堂免費視頻匯總:https://www.fanyedu.com

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表